Welcome极速赛车为梦而年轻!

欢迎访问世纪芯官网!为你提供专业的反向技术案例
服务热线:0755-83757070 / 83035836
PCB抄板常见问题

ORCAD操作25问答疑

发布时间: 2009-09-02

  1、现在顶层图上有四个模块,选中任一模块后,按右键选Descend Hierarchy后可进入子图,现在子图已画好,如何在顶层中自动生成PORT? 而不用自己一个一个往上加PORT?(子图中已给一些管脚放置了PORT)
  答疑:阶层式电路图的模块PIN脚要自己放置。选中模块后用place pin快捷菜单。自动应该不可能。
  2、什么时FANOUT布线?
  答疑:FANOUT布线:延伸焊盘式布线。
  为了保证SMD器件的贴装质量,一般遵循在SMD焊盘上不打孔的原则,因此用fanout布线,从SMD器件的焊盘向外延伸一小段布线,再放置VIA,起到在焊盘上打孔的作用。在LAYOUT PLUS 中,用AUTO/Fanout/Board,实现fanout布线。先要设置好FANOUT的参数。在自动布线前要对PCB上各SMD器件先FANOUT布线。
  3、只是想把板框不带任何一层,单独输出gerber文件,该怎么办?
  答疑:发现在layout 自带的模板中,有一些关于板框和尺寸的定义,都是在notes层。所以你也可以在设定板框时,尝试单独将obstacle type 设定为board outline,将obstacle layer设定为 notes,当然要在layers对话框里添加上notes层,再单独输出notes层gerber文件
  4、层次原理图,选中,右键,Descend Hierarchy, 出现错误:Unable to descend part.?
  答疑:建议重新设置层级、重新设置属性后就可以了
  5、层次原理图 是什么概念呢?
  答疑:阶层电路就是将经常要用到的原理图(如半加器)作为一个模块,不仅可以使设计版图简洁,而且便于其他设计引用
  6、用ORCAD出DEVICE文件时,它只默认原理图上所显示的元件的PIN连接来出,悬空的PIN在DEVICE里的PINCOUNT没有统计进去,而且确定不了元件PIN 的数量(由于悬空没有显示)这样的话,做封装的时候很容易做错,如果没有DATA SHEET的话。
  怎么样才能避免这个问题呢?在ORCAD里面如何显示元件的全部PIN呢?
  答疑:原理图的脚和封装的脚有关系吗?做封装当然不能看原理图做了。找DATASHEET建封装库吧
  7、在ORCAD V9.23中如何更改PIN的“NAME”、“NUMBER”字体的大小和PIN的长短,以及GRID的间距?
  答疑:pin的长短:选择元件点击鼠标右键,edit part,选择管脚鼠标右键/edit properties/shape.   name、number 字体大小是固定的,无法修改。
  8、请问如何在orcad中填加新的元器件
  答疑:方法一:在原理图中加好元器件后,ECO到LAYOUT图。
  方法二:直接在LAYOUTL图里面用TOOL--->COMPONENT--->NEW功能增加元件。
  9、ERROR: [DRC00031] Package has same name but different source library,这是因为是什么原因?
  答疑:可能是有两个元件使用相同的元件序号。
  10、为什么会出现删除管脚连带元气件一起被删除呢?
  答疑:可能是你选中了元件,注意观察元件周围有没有出现虚线框
  11 、capture中copy元件处理的问题,我的图是从其他*.DSN图上copy过来的,别人的图只有*.DSN 和 *.opj文件,copy过来以后的图发现上面的part的属性里source library和source package都不能改。我看了capture的资料,里面说Caution: An attached schematic folder or other file external to the project or library is not stored with the project or library. If you copy or move the project or library to a new location, you must also move or copy the attached object to keep them together. In addition, you may need to edit the path to the attached schematic folder or file if you move the project to a new location with a different directory structure。我想请问,像我现在这种情况,该怎么办呢,从新输入元件一个一个的修改,还是有其他的好办法。
  答疑:没必要改的 ,原理图到PCB LAYOUT传递的网表信息只是PART REFERENCE 和PCB FOOTPRINT而已,你只要改FOOTPRINT NAME就行了,至于SOURCE LIB和SOURCE PACKAGE能不能改没有关系。(注:只有你的元件的PCB FOOTPRINT项是空的,才会用到SOURCE PACKAGE)
  12、有什么快捷的办法让所有元件的封装以及值输出来?原理图是orcad/capture,加powerpcb。
  答疑:利用BOM表输出在COMBINED PROPERTY STRING项中加上{PCB FOOTPRINT}
  13、请问我在画电路图时,因为这个电路图是别人给我的,我要进行修改,可是元件库里有些元件是没有的,我要如何操作才能更快的得到想要的元件呢?我不想复制;是因为这个元件建立的不对。如果说这个电路图中有的元件少PIN,怎么样才能加上去呢?
  答疑:选择元件,然后点击右键选edit part修改就可以了
  14、orcad如何导入powerpcb?
  答疑:tools/create netlist/other/padspcb.dll,输出文件名后缀改为。asc即可。
  15、capture DRC时出现:Off-Grid Objects
  在session log中出现Off-Grid Objects,我看了help文件,但还是不明白什么叫Off-Grid Objects。
  Reporting Off-Grid Objects
  R78 - 08-POWER/LED/JTAG/CLOCK/OM (177.80, 222.50)
  C128 - 08-POWER/LED/JTAG/CLOCK/OM (93.98, 49.53)
  C129 - 08-POWER/LED/JTAG/CLOCK/OM (106.68, 49.53)
  R81 - 08-POWER/LED/JTAG/CLOCK/OM (35.31, 271.78)
  F1 - 08-POWER/LED/JTAG/CLOCK/OM (59.18, 38.10)
  R75 - 08-POWER/LED/JTAG/CLOCK/OM (152.40, 208.53)
  C121 - 07-LCD (137.16, 133.48)
  把snap to grid关掉后,元件就不是按照网格来放置的。所以统计是会出现这样的提示,请问有办法把not off-grid 的器件修正吗?
  答疑:解决方法是在erc的时候把这个选项关了
  16、CAM输出的文件,为什么电源和地的那层好象看不到什么内容,是不是所有的PCB的CAM输出都是这样的?
  答疑:看的到的,应该是十字化焊盘
  17、怎么将PADS文件转换成ORCAD文件呀?
  答疑:将PADS文件输出为ASC格式,在ORCAD中应该就可以导入了。
  18、在用CAPTURE时先画了个元件放到图上去了,后来发先画的有点问题,就回到那个元件库修改了一下,在回到原理图上,怎么也不能将新改的元件放上去它还是用的原先的那个了?
  答疑:在画的原理图上点中该元件,然后右键弹出菜单,有个edit part功能,进去后你就修改它好了,修改完后就update current就行了,一定改得过来的。
  19、我用Orcad画完原理图,想用Powpcb画PCB。现在问题是Orcad中元件的封装的库如何加入,让Powpcb知道是采用什么封装的呢?这些PCB封装是在Orcad里画还是在Powpcb里画呢?特别是自己命名的一个新封装?
  答疑:封装在POWERPCB里画。在ORCAD的CAPTURE里设定每个元件的FOOTPRINT与POWERPCB里的封装名相同即可。详细介绍见《用Orcad做原理图,用PADS layout》
  20、我准备用ORCAD作原理图,然后作成allegro的网络表,可是我添加元件库的时候却发现可以添加*.olb和*.lib的库,请问两种库分别用在什么场合?在allegro中何处可以看到元件封装库?
  答疑:*olb是图形符号库文件即是原理图库,*.lib是仿真模型描述库文件利用Spice语言对Capture中的图形符号进行功能定义与描述。*.llb是PCB封装库文件。用olb 那个。lib是DOS版本的Capture的元件库文件
  21、请问怎么可以把orcad原理图上的元件存到指定的元件库里?
  答疑:选中元件点EDIT PARTS,在编辑窗口选另存为。
  22、求教protel的图怎么能转换成orcad能打开的?
  答疑:要先把PROTEL导出为ASCII文件,再用capture的file------import design才行。
  23、一个管脚比较多的器件在绘制原理图时如果只将它们放在一个图中会太大了,我想用两个或三个part来画,该如何设置呢,如何将它们在生成PCB时映射到同一个封装上去
  答疑:三个部分的footprint都指定一个封装就行了;这个问题,请阅读Capture CIS的帮助-》Learn Capture Lesson Menu-》marking Parts。
  24、Capture绘制完原理图后,用什么方法可以快速地填写器件封装信息?
  方法一:
  单页方式:点击电路图纸,CtrlA全选,菜单Edit-Properties,下面点选Parts,就可以对所以Part定义封装了;
  方法二:
  点击项目管理窗口,菜单Edit-Broser-Parts,在列出的Part中选择需要设定的Part,(注意可以用Shift和Ctrl进行复选),点击菜单Edit-Properties,在出现窗体中就可以快速填写封装信息了。
  25、如何删掉cache里的part?
  只能删除多余的part,点击项目管理窗口中的Design Cache,然后点选菜单Design-Clearup Cache就可以了。如果你修改了库元件,就存在cache和lib不一致的情况,update一下就好了。

微信扫描二维码咨询